|
@@ -1543,3 +1543,62 @@ static pinmux_enum_t pinmux_data[] = {
|
|
|
PINMUX_DATA(FSIAISLD_PU_MARK, PORT55_FN1, PORT55_IN_PU),
|
|
|
};
|
|
|
|
|
|
+static struct pinmux_gpio pinmux_gpios[] = {
|
|
|
+ GPIO_PORT_ALL(),
|
|
|
+
|
|
|
+ /* Table 25-1 (Functions 0-7) */
|
|
|
+ GPIO_FN(VBUS_0),
|
|
|
+ GPIO_FN(GPI0),
|
|
|
+ GPIO_FN(GPI1),
|
|
|
+ GPIO_FN(GPI2),
|
|
|
+ GPIO_FN(GPI3),
|
|
|
+ GPIO_FN(GPI4),
|
|
|
+ GPIO_FN(GPI5),
|
|
|
+ GPIO_FN(GPI6),
|
|
|
+ GPIO_FN(GPI7),
|
|
|
+ GPIO_FN(SCIFA7_RXD),
|
|
|
+ GPIO_FN(SCIFA7_CTS_),
|
|
|
+ GPIO_FN(GPO7), \
|
|
|
+ GPIO_FN(MFG0_OUT2),
|
|
|
+ GPIO_FN(GPO6), \
|
|
|
+ GPIO_FN(MFG1_OUT2),
|
|
|
+ GPIO_FN(GPO5), \
|
|
|
+ GPIO_FN(SCIFA0_SCK), \
|
|
|
+ GPIO_FN(FSICOSLDT3), \
|
|
|
+ GPIO_FN(PORT16_VIO_CKOR),
|
|
|
+ GPIO_FN(SCIFA0_TXD),
|
|
|
+ GPIO_FN(SCIFA7_TXD),
|
|
|
+ GPIO_FN(SCIFA7_RTS_), \
|
|
|
+ GPIO_FN(PORT19_VIO_CKO2),
|
|
|
+ GPIO_FN(GPO0),
|
|
|
+ GPIO_FN(GPO1),
|
|
|
+ GPIO_FN(GPO2), \
|
|
|
+ GPIO_FN(STATUS0),
|
|
|
+ GPIO_FN(GPO3), \
|
|
|
+ GPIO_FN(STATUS1),
|
|
|
+ GPIO_FN(GPO4), \
|
|
|
+ GPIO_FN(STATUS2),
|
|
|
+ GPIO_FN(VINT),
|
|
|
+ GPIO_FN(TCKON),
|
|
|
+ GPIO_FN(XDVFS1), \
|
|
|
+ GPIO_FN(PORT27_I2C_SCL2), \
|
|
|
+ GPIO_FN(PORT27_I2C_SCL3), \
|
|
|
+ GPIO_FN(MFG0_OUT1), \
|
|
|
+ GPIO_FN(PORT27_IROUT),
|
|
|
+ GPIO_FN(XDVFS2), \
|
|
|
+ GPIO_FN(PORT28_I2C_SDA2), \
|
|
|
+ GPIO_FN(PORT28_I2C_SDA3), \
|
|
|
+ GPIO_FN(PORT28_TPU1TO1),
|
|
|
+ GPIO_FN(SIM_RST), \
|
|
|
+ GPIO_FN(PORT29_TPU1TO1),
|
|
|
+ GPIO_FN(SIM_CLK), \
|
|
|
+ GPIO_FN(PORT30_VIO_CKOR),
|
|
|
+ GPIO_FN(SIM_D), \
|
|
|
+ GPIO_FN(PORT31_IROUT),
|
|
|
+ GPIO_FN(SCIFA4_TXD),
|
|
|
+ GPIO_FN(SCIFA4_RXD), \
|
|
|
+ GPIO_FN(XWUP),
|
|
|
+ GPIO_FN(SCIFA4_RTS_),
|
|
|
+ GPIO_FN(SCIFA4_CTS_),
|
|
|
+ GPIO_FN(FSIBOBT), \
|
|
|
+ GPIO_FN(FSIBIBT),
|