|
@@ -660,3 +660,147 @@
|
|
|
#define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH5 (0x20)
|
|
|
#define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH6 (0x40)
|
|
|
#define MCF_GPIO_PPDSDR_FECH_PPDSDR_FECH7 (0x80)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_FECL */
|
|
|
+#define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL3 (0x08)
|
|
|
+#define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL4 (0x10)
|
|
|
+#define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL5 (0x20)
|
|
|
+#define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL6 (0x40)
|
|
|
+#define MCF_GPIO_PPDSDR_FECL_PPDSDR_FECL7 (0x80)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_SSI */
|
|
|
+#define MCF_GPIO_PPDSDR_SSI_PPDSDR_SSI0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_SSI_PPDSDR_SSI1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_SSI_PPDSDR_SSI2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_SSI_PPDSDR_SSI3 (0x08)
|
|
|
+#define MCF_GPIO_PPDSDR_SSI_PPDSDR_SSI4 (0x10)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_BUSCTL */
|
|
|
+#define MCF_GPIO_PPDSDR_BUSCTL_POSDR_BUSCTL0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_BUSCTL_PPDSDR_BUSCTL1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_BUSCTL_PPDSDR_BUSCTL2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_BUSCTL_PPDSDR_BUSCTL3 (0x08)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_BE */
|
|
|
+#define MCF_GPIO_PPDSDR_BE_PPDSDR_BE0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_BE_PPDSDR_BE1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_BE_PPDSDR_BE2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_BE_PPDSDR_BE3 (0x08)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_CS */
|
|
|
+#define MCF_GPIO_PPDSDR_CS_PPDSDR_CS1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_CS_PPDSDR_CS2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_CS_PPDSDR_CS3 (0x08)
|
|
|
+#define MCF_GPIO_PPDSDR_CS_PPDSDR_CS4 (0x10)
|
|
|
+#define MCF_GPIO_PPDSDR_CS_PPDSDR_CS5 (0x20)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_PWM */
|
|
|
+#define MCF_GPIO_PPDSDR_PWM_PPDSDR_PWM2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_PWM_PPDSDR_PWM3 (0x08)
|
|
|
+#define MCF_GPIO_PPDSDR_PWM_PPDSDR_PWM4 (0x10)
|
|
|
+#define MCF_GPIO_PPDSDR_PWM_PPDSDR_PWM5 (0x20)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_FECI2C */
|
|
|
+#define MCF_GPIO_PPDSDR_FECI2C_PPDSDR_FECI2C0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_FECI2C_PPDSDR_FECI2C1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_FECI2C_PPDSDR_FECI2C2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_FECI2C_PPDSDR_FECI2C3 (0x08)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_UART */
|
|
|
+#define MCF_GPIO_PPDSDR_UART_PPDSDR_UART0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_UART_PPDSDR_UART1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_UART_PPDSDR_UART2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_UART_PPDSDR_UART3 (0x08)
|
|
|
+#define MCF_GPIO_PPDSDR_UART_PPDSDR_UART4 (0x10)
|
|
|
+#define MCF_GPIO_PPDSDR_UART_PPDSDR_UART5 (0x20)
|
|
|
+#define MCF_GPIO_PPDSDR_UART_PPDSDR_UART6 (0x40)
|
|
|
+#define MCF_GPIO_PPDSDR_UART_PPDSDR_UART7 (0x80)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_QSPI */
|
|
|
+#define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI3 (0x08)
|
|
|
+#define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI4 (0x10)
|
|
|
+#define MCF_GPIO_PPDSDR_QSPI_PPDSDR_QSPI5 (0x20)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_TIMER */
|
|
|
+#define MCF_GPIO_PPDSDR_TIMER_PPDSDR_TIMER0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_TIMER_PPDSDR_TIMER1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_TIMER_PPDSDR_TIMER2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_TIMER_PPDSDR_TIMER3 (0x08)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_LCDDATAH */
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAH_PPDSDR_LCDDATAH0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAH_PPDSDR_LCDDATAH1 (0x02)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_LCDDATAM */
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM3 (0x08)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM4 (0x10)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM5 (0x20)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM6 (0x40)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAM_PPDSDR_LCDDATAM7 (0x80)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_LCDDATAL */
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL3 (0x08)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL4 (0x10)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL5 (0x20)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL6 (0x40)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDDATAL_PPDSDR_LCDDATAL7 (0x80)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_LCDCTLH */
|
|
|
+#define MCF_GPIO_PPDSDR_LCDCTLH_PPDSDR_LCDCTLH0 (0x01)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PPDSDR_LCDCTLL */
|
|
|
+#define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL0 (0x01)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL1 (0x02)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL2 (0x04)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL3 (0x08)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL4 (0x10)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL5 (0x20)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL6 (0x40)
|
|
|
+#define MCF_GPIO_PPDSDR_LCDCTLL_PPDSDR_LCDCTLL7 (0x80)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PCLRR_FECH */
|
|
|
+#define MCF_GPIO_PCLRR_FECH_PCLRR_FECH0 (0x01)
|
|
|
+#define MCF_GPIO_PCLRR_FECH_PCLRR_FECH1 (0x02)
|
|
|
+#define MCF_GPIO_PCLRR_FECH_PCLRR_FECH2 (0x04)
|
|
|
+#define MCF_GPIO_PCLRR_FECH_PCLRR_FECH3 (0x08)
|
|
|
+#define MCF_GPIO_PCLRR_FECH_PCLRR_FECH4 (0x10)
|
|
|
+#define MCF_GPIO_PCLRR_FECH_PCLRR_FECH5 (0x20)
|
|
|
+#define MCF_GPIO_PCLRR_FECH_PCLRR_FECH6 (0x40)
|
|
|
+#define MCF_GPIO_PCLRR_FECH_PCLRR_FECH7 (0x80)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PCLRR_FECL */
|
|
|
+#define MCF_GPIO_PCLRR_FECL_PCLRR_FECL0 (0x01)
|
|
|
+#define MCF_GPIO_PCLRR_FECL_PCLRR_FECL1 (0x02)
|
|
|
+#define MCF_GPIO_PCLRR_FECL_PCLRR_FECL2 (0x04)
|
|
|
+#define MCF_GPIO_PCLRR_FECL_PCLRR_FECL3 (0x08)
|
|
|
+#define MCF_GPIO_PCLRR_FECL_PCLRR_FECL4 (0x10)
|
|
|
+#define MCF_GPIO_PCLRR_FECL_PCLRR_FECL5 (0x20)
|
|
|
+#define MCF_GPIO_PCLRR_FECL_PCLRR_FECL6 (0x40)
|
|
|
+#define MCF_GPIO_PCLRR_FECL_PCLRR_FECL7 (0x80)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PCLRR_SSI */
|
|
|
+#define MCF_GPIO_PCLRR_SSI_PCLRR_SSI0 (0x01)
|
|
|
+#define MCF_GPIO_PCLRR_SSI_PCLRR_SSI1 (0x02)
|
|
|
+#define MCF_GPIO_PCLRR_SSI_PCLRR_SSI2 (0x04)
|
|
|
+#define MCF_GPIO_PCLRR_SSI_PCLRR_SSI3 (0x08)
|
|
|
+#define MCF_GPIO_PCLRR_SSI_PCLRR_SSI4 (0x10)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PCLRR_BUSCTL */
|
|
|
+#define MCF_GPIO_PCLRR_BUSCTL_POSDR_BUSCTL0 (0x01)
|
|
|
+#define MCF_GPIO_PCLRR_BUSCTL_PCLRR_BUSCTL1 (0x02)
|
|
|
+#define MCF_GPIO_PCLRR_BUSCTL_PCLRR_BUSCTL2 (0x04)
|
|
|
+#define MCF_GPIO_PCLRR_BUSCTL_PCLRR_BUSCTL3 (0x08)
|
|
|
+
|
|
|
+/* Bit definitions and macros for MCF_GPIO_PCLRR_BE */
|