|
@@ -1739,3 +1739,158 @@ static struct pinmux_gpio pinmux_gpios[] = {
|
|
|
GPIO_FN(SCIFA3_SCK_PORT116),
|
|
|
GPIO_FN(SCIFA3_CTS_PORT117),
|
|
|
GPIO_FN(SCIFA3_RXD_PORT174),
|
|
|
+ GPIO_FN(SCIFA3_TXD_PORT175),
|
|
|
+
|
|
|
+ GPIO_FN(SCIFA3_RTS_PORT161), /* MSEL5CR_8_1 */
|
|
|
+ GPIO_FN(SCIFA3_SCK_PORT158),
|
|
|
+ GPIO_FN(SCIFA3_CTS_PORT162),
|
|
|
+ GPIO_FN(SCIFA3_RXD_PORT159),
|
|
|
+ GPIO_FN(SCIFA3_TXD_PORT160),
|
|
|
+
|
|
|
+ /* SCIFA4 */
|
|
|
+ GPIO_FN(SCIFA4_RXD_PORT12), /* MSEL5CR[12:11] = 00 */
|
|
|
+ GPIO_FN(SCIFA4_TXD_PORT13),
|
|
|
+
|
|
|
+ GPIO_FN(SCIFA4_RXD_PORT204), /* MSEL5CR[12:11] = 01 */
|
|
|
+ GPIO_FN(SCIFA4_TXD_PORT203),
|
|
|
+
|
|
|
+ GPIO_FN(SCIFA4_RXD_PORT94), /* MSEL5CR[12:11] = 10 */
|
|
|
+ GPIO_FN(SCIFA4_TXD_PORT93),
|
|
|
+
|
|
|
+ GPIO_FN(SCIFA4_SCK_PORT21), /* SCIFA4_SCK Port 21/205 */
|
|
|
+ GPIO_FN(SCIFA4_SCK_PORT205),
|
|
|
+
|
|
|
+ /* SCIFA5 */
|
|
|
+ GPIO_FN(SCIFA5_TXD_PORT20), /* MSEL5CR[15:14] = 00 */
|
|
|
+ GPIO_FN(SCIFA5_RXD_PORT10),
|
|
|
+
|
|
|
+ GPIO_FN(SCIFA5_RXD_PORT207), /* MSEL5CR[15:14] = 01 */
|
|
|
+ GPIO_FN(SCIFA5_TXD_PORT208),
|
|
|
+
|
|
|
+ GPIO_FN(SCIFA5_TXD_PORT91), /* MSEL5CR[15:14] = 10 */
|
|
|
+ GPIO_FN(SCIFA5_RXD_PORT92),
|
|
|
+
|
|
|
+ GPIO_FN(SCIFA5_SCK_PORT23), /* SCIFA5_SCK Port 23/206 */
|
|
|
+ GPIO_FN(SCIFA5_SCK_PORT206),
|
|
|
+
|
|
|
+ /* SCIFA6 */
|
|
|
+ GPIO_FN(SCIFA6_SCK), GPIO_FN(SCIFA6_RXD), GPIO_FN(SCIFA6_TXD),
|
|
|
+
|
|
|
+ /* SCIFA7 */
|
|
|
+ GPIO_FN(SCIFA7_TXD), GPIO_FN(SCIFA7_RXD),
|
|
|
+
|
|
|
+ /* SCIFAB */
|
|
|
+ GPIO_FN(SCIFB_SCK_PORT190), /* MSEL5CR_17_0 */
|
|
|
+ GPIO_FN(SCIFB_RXD_PORT191),
|
|
|
+ GPIO_FN(SCIFB_TXD_PORT192),
|
|
|
+ GPIO_FN(SCIFB_RTS_PORT186),
|
|
|
+ GPIO_FN(SCIFB_CTS_PORT187),
|
|
|
+
|
|
|
+ GPIO_FN(SCIFB_SCK_PORT2), /* MSEL5CR_17_1 */
|
|
|
+ GPIO_FN(SCIFB_RXD_PORT3),
|
|
|
+ GPIO_FN(SCIFB_TXD_PORT4),
|
|
|
+ GPIO_FN(SCIFB_RTS_PORT172),
|
|
|
+ GPIO_FN(SCIFB_CTS_PORT173),
|
|
|
+
|
|
|
+ /* LCD0 */
|
|
|
+ GPIO_FN(LCD0_D0), GPIO_FN(LCD0_D1), GPIO_FN(LCD0_D2),
|
|
|
+ GPIO_FN(LCD0_D3), GPIO_FN(LCD0_D4), GPIO_FN(LCD0_D5),
|
|
|
+ GPIO_FN(LCD0_D6), GPIO_FN(LCD0_D7), GPIO_FN(LCD0_D8),
|
|
|
+ GPIO_FN(LCD0_D9), GPIO_FN(LCD0_D10), GPIO_FN(LCD0_D11),
|
|
|
+ GPIO_FN(LCD0_D12), GPIO_FN(LCD0_D13), GPIO_FN(LCD0_D14),
|
|
|
+ GPIO_FN(LCD0_D15), GPIO_FN(LCD0_D16), GPIO_FN(LCD0_D17),
|
|
|
+ GPIO_FN(LCD0_DON), GPIO_FN(LCD0_VCPWC), GPIO_FN(LCD0_VEPWC),
|
|
|
+ GPIO_FN(LCD0_DCK), GPIO_FN(LCD0_VSYN),
|
|
|
+ GPIO_FN(LCD0_HSYN), GPIO_FN(LCD0_DISP),
|
|
|
+ GPIO_FN(LCD0_WR), GPIO_FN(LCD0_RD),
|
|
|
+ GPIO_FN(LCD0_CS), GPIO_FN(LCD0_RS),
|
|
|
+
|
|
|
+ GPIO_FN(LCD0_D18_PORT163), GPIO_FN(LCD0_D19_PORT162),
|
|
|
+ GPIO_FN(LCD0_D20_PORT161), GPIO_FN(LCD0_D21_PORT158),
|
|
|
+ GPIO_FN(LCD0_D22_PORT160), GPIO_FN(LCD0_D23_PORT159),
|
|
|
+ GPIO_FN(LCD0_LCLK_PORT165), /* MSEL5CR_6_1 */
|
|
|
+
|
|
|
+ GPIO_FN(LCD0_D18_PORT40), GPIO_FN(LCD0_D19_PORT4),
|
|
|
+ GPIO_FN(LCD0_D20_PORT3), GPIO_FN(LCD0_D21_PORT2),
|
|
|
+ GPIO_FN(LCD0_D22_PORT0), GPIO_FN(LCD0_D23_PORT1),
|
|
|
+ GPIO_FN(LCD0_LCLK_PORT102), /* MSEL5CR_6_0 */
|
|
|
+
|
|
|
+ /* LCD1 */
|
|
|
+ GPIO_FN(LCD1_D0), GPIO_FN(LCD1_D1), GPIO_FN(LCD1_D2),
|
|
|
+ GPIO_FN(LCD1_D3), GPIO_FN(LCD1_D4), GPIO_FN(LCD1_D5),
|
|
|
+ GPIO_FN(LCD1_D6), GPIO_FN(LCD1_D7), GPIO_FN(LCD1_D8),
|
|
|
+ GPIO_FN(LCD1_D9), GPIO_FN(LCD1_D10), GPIO_FN(LCD1_D11),
|
|
|
+ GPIO_FN(LCD1_D12), GPIO_FN(LCD1_D13), GPIO_FN(LCD1_D14),
|
|
|
+ GPIO_FN(LCD1_D15), GPIO_FN(LCD1_D16), GPIO_FN(LCD1_D17),
|
|
|
+ GPIO_FN(LCD1_D18), GPIO_FN(LCD1_D19), GPIO_FN(LCD1_D20),
|
|
|
+ GPIO_FN(LCD1_D21), GPIO_FN(LCD1_D22), GPIO_FN(LCD1_D23),
|
|
|
+ GPIO_FN(LCD1_RS), GPIO_FN(LCD1_RD), GPIO_FN(LCD1_CS),
|
|
|
+ GPIO_FN(LCD1_WR), GPIO_FN(LCD1_DCK), GPIO_FN(LCD1_DON),
|
|
|
+ GPIO_FN(LCD1_VCPWC), GPIO_FN(LCD1_LCLK), GPIO_FN(LCD1_HSYN),
|
|
|
+ GPIO_FN(LCD1_VSYN), GPIO_FN(LCD1_VEPWC), GPIO_FN(LCD1_DISP),
|
|
|
+
|
|
|
+ /* RSPI */
|
|
|
+ GPIO_FN(RSPI_SSL0_A), GPIO_FN(RSPI_SSL1_A), GPIO_FN(RSPI_SSL2_A),
|
|
|
+ GPIO_FN(RSPI_SSL3_A), GPIO_FN(RSPI_CK_A), GPIO_FN(RSPI_MOSI_A),
|
|
|
+ GPIO_FN(RSPI_MISO_A),
|
|
|
+
|
|
|
+ /* VIO CKO */
|
|
|
+ GPIO_FN(VIO_CKO1),
|
|
|
+ GPIO_FN(VIO_CKO2),
|
|
|
+ GPIO_FN(VIO_CKO_1),
|
|
|
+ GPIO_FN(VIO_CKO),
|
|
|
+
|
|
|
+ /* VIO0 */
|
|
|
+ GPIO_FN(VIO0_D0), GPIO_FN(VIO0_D1), GPIO_FN(VIO0_D2),
|
|
|
+ GPIO_FN(VIO0_D3), GPIO_FN(VIO0_D4), GPIO_FN(VIO0_D5),
|
|
|
+ GPIO_FN(VIO0_D6), GPIO_FN(VIO0_D7), GPIO_FN(VIO0_D8),
|
|
|
+ GPIO_FN(VIO0_D9), GPIO_FN(VIO0_D10), GPIO_FN(VIO0_D11),
|
|
|
+ GPIO_FN(VIO0_D12), GPIO_FN(VIO0_VD), GPIO_FN(VIO0_HD),
|
|
|
+ GPIO_FN(VIO0_CLK), GPIO_FN(VIO0_FIELD),
|
|
|
+
|
|
|
+ GPIO_FN(VIO0_D13_PORT26), /* MSEL5CR_27_0 */
|
|
|
+ GPIO_FN(VIO0_D14_PORT25),
|
|
|
+ GPIO_FN(VIO0_D15_PORT24),
|
|
|
+
|
|
|
+ GPIO_FN(VIO0_D13_PORT22), /* MSEL5CR_27_1 */
|
|
|
+ GPIO_FN(VIO0_D14_PORT95),
|
|
|
+ GPIO_FN(VIO0_D15_PORT96),
|
|
|
+
|
|
|
+ /* VIO1 */
|
|
|
+ GPIO_FN(VIO1_D0), GPIO_FN(VIO1_D1), GPIO_FN(VIO1_D2),
|
|
|
+ GPIO_FN(VIO1_D3), GPIO_FN(VIO1_D4), GPIO_FN(VIO1_D5),
|
|
|
+ GPIO_FN(VIO1_D6), GPIO_FN(VIO1_D7), GPIO_FN(VIO1_VD),
|
|
|
+ GPIO_FN(VIO1_HD), GPIO_FN(VIO1_CLK), GPIO_FN(VIO1_FIELD),
|
|
|
+
|
|
|
+ /* TPU0 */
|
|
|
+ GPIO_FN(TPU0TO0), GPIO_FN(TPU0TO1), GPIO_FN(TPU0TO3),
|
|
|
+ GPIO_FN(TPU0TO2_PORT66), /* TPU0TO2 Port 66/202 */
|
|
|
+ GPIO_FN(TPU0TO2_PORT202),
|
|
|
+
|
|
|
+ /* SSP1 0 */
|
|
|
+ GPIO_FN(STP0_IPD0), GPIO_FN(STP0_IPD1), GPIO_FN(STP0_IPD2),
|
|
|
+ GPIO_FN(STP0_IPD3), GPIO_FN(STP0_IPD4), GPIO_FN(STP0_IPD5),
|
|
|
+ GPIO_FN(STP0_IPD6), GPIO_FN(STP0_IPD7), GPIO_FN(STP0_IPEN),
|
|
|
+ GPIO_FN(STP0_IPCLK), GPIO_FN(STP0_IPSYNC),
|
|
|
+
|
|
|
+ /* SSP1 1 */
|
|
|
+ GPIO_FN(STP1_IPD1), GPIO_FN(STP1_IPD2), GPIO_FN(STP1_IPD3),
|
|
|
+ GPIO_FN(STP1_IPD4), GPIO_FN(STP1_IPD5), GPIO_FN(STP1_IPD6),
|
|
|
+ GPIO_FN(STP1_IPD7), GPIO_FN(STP1_IPCLK), GPIO_FN(STP1_IPSYNC),
|
|
|
+
|
|
|
+ GPIO_FN(STP1_IPD0_PORT186), /* MSEL5CR_23_0 */
|
|
|
+ GPIO_FN(STP1_IPEN_PORT187),
|
|
|
+
|
|
|
+ GPIO_FN(STP1_IPD0_PORT194), /* MSEL5CR_23_1 */
|
|
|
+ GPIO_FN(STP1_IPEN_PORT193),
|
|
|
+
|
|
|
+ /* SIM */
|
|
|
+ GPIO_FN(SIM_RST), GPIO_FN(SIM_CLK),
|
|
|
+ GPIO_FN(SIM_D_PORT22), /* SIM_D Port 22/199 */
|
|
|
+ GPIO_FN(SIM_D_PORT199),
|
|
|
+
|
|
|
+ /* SDHI0 */
|
|
|
+ GPIO_FN(SDHI0_D0), GPIO_FN(SDHI0_D1), GPIO_FN(SDHI0_D2),
|
|
|
+ GPIO_FN(SDHI0_D3), GPIO_FN(SDHI0_CD), GPIO_FN(SDHI0_WP),
|
|
|
+ GPIO_FN(SDHI0_CMD), GPIO_FN(SDHI0_CLK),
|
|
|
+
|